本書以Inter8086微處理器為主要對(duì)象,從應(yīng)用角度系統(tǒng)地介紹了微型計(jì)算機(jī)的基本原理和接口技術(shù)。全書共分11章,主要內(nèi)容包括:微型計(jì)算機(jī)系統(tǒng)概述、計(jì)算機(jī)中數(shù)據(jù)的表示、8086微處理器、80x86指令系統(tǒng)、存儲(chǔ)器、輸入,輸出接口技術(shù)、中斷技術(shù)、可編程定時(shí)器,計(jì)數(shù)器、可編程并行接口芯片8255A、串行通信及可編程串行接口芯片8251A、數(shù),模轉(zhuǎn)換及模,數(shù)轉(zhuǎn)換,每章配有習(xí)題。
本書內(nèi)容系統(tǒng),概念清楚,通俗易懂,便于自學(xué),可作為高等學(xué)校計(jì)算機(jī)、電子信息工程、通信工程、自動(dòng)化等電氣信息類專業(yè)本科生教材,也適合高職高專及自考人員使用,還可供廣大科技人員自學(xué)參考。
第1章 微型計(jì)算機(jī)系統(tǒng)概述
1.1 概述
1.2 微型計(jì)算機(jī)分類
1.3 微型計(jì)算機(jī)的系統(tǒng)
1.3.1 硬件系統(tǒng)
1.3.2 微處理器的內(nèi)總線結(jié)構(gòu)
1.3.3 引腳的功能復(fù)用
1.3.4 流水線技術(shù)
1.3.5 軟件系統(tǒng)
習(xí)題
第2 章計(jì)算機(jī)中數(shù)據(jù)的表示
2.1 計(jì)算機(jī)中的數(shù)制
2.2 計(jì)算機(jī)中數(shù)據(jù)的表示方法
2.3 計(jì)算機(jī)中非數(shù)值數(shù)據(jù)信息表示
習(xí)題
第3章 8086微處理器
3.1 8086 CPU結(jié)構(gòu)與特點(diǎn)
3.1.1 執(zhí)行部件(EU)
3.1.2 總線接口部件(BIU)
3.1.3 8086CPU指令的流水線
3.1.4 8086CPU的內(nèi)部寄存器
3.2 8086的總線周期概述
3.3 8086的工作模式和引腳特性
3.3.1 8086系統(tǒng)工作模式
3.3.2 8086的引腳特性
3.4 8086CPU系統(tǒng)結(jié)構(gòu)
3.4.1 典型相關(guān)部件(芯片)介紹
3.4.2 小模式系統(tǒng)組成
3.4.3 大模式系統(tǒng)組成
3.4.4 8086系統(tǒng)中存儲(chǔ)器的分體結(jié)構(gòu)
3.5 8086 CPU的基本操作時(shí)序
3.5.1 系統(tǒng)的復(fù)位和啟動(dòng)操作
3.5.2 小模式系統(tǒng)基本操作時(shí)序
3.5.3 大模式系統(tǒng)基本操作時(shí)序
習(xí)題
第4章 80x86指令系統(tǒng)
4.1 指令尋址方式
4.1.1 操作數(shù)類型
4.1.2 有效地址EA和段
4.1.3 尋址方式
4.2 指令系統(tǒng)
4.3 80x86/Pentium指令系統(tǒng)
習(xí)題
第5章 存儲(chǔ)器
5.1 存儲(chǔ)器概述
5.1.1 存儲(chǔ)器的分類
5.1.2 半導(dǎo)體存儲(chǔ)器的性能指標(biāo)
5.1.3 存儲(chǔ)器的基本結(jié)構(gòu)
5.2 隨機(jī)存儲(chǔ)器
5.2.1 靜態(tài)隨機(jī)存儲(chǔ)器
5.2.2 動(dòng)態(tài)隨機(jī)存儲(chǔ)器
5.3 只讀存儲(chǔ)器
5.3.1 只讀存儲(chǔ)器的結(jié)構(gòu)
5.3.2 只讀存儲(chǔ)器的分類
5.3.3 典型PROM芯片簡介
5.4 高速緩存存儲(chǔ)器(Cache)
5.4.1 Cache存儲(chǔ)器原理
5.4.2 Cache存儲(chǔ)器組織
5.5 半導(dǎo)體存儲(chǔ)器與CPU的連接
5.5.1 需要考慮的問題
5.5.2 存儲(chǔ)器容量擴(kuò)充
習(xí)題
第6章 輸入/輸出接口技術(shù)
第7章 中斷技術(shù)
第8章 可編程定時(shí)器/計(jì)數(shù)器
第9章 可編程并行接口芯片8255A
第10章 串行通信及可編程程串行接口芯片8251A
第11章 數(shù)/模(D/A)轉(zhuǎn)換及模/數(shù)(A/D)轉(zhuǎn)換
附錄Ⅰ 指令系統(tǒng)表
附錄Ⅱ 指令對(duì)標(biāo)志位的影響
附錄Ⅲ 中斷向量地址表
附錄Ⅳ DOS功能調(diào)用表(INT 21H)
附錄Ⅳ BIOS中斷調(diào)用表