《數(shù)字電子技術(shù)》以應用型本科為培養(yǎng)目標,突出理論和實踐緊密結(jié)合、實用為主、注重實踐的教學思想,著重介紹了數(shù)字電子技 術(shù)的基本概念、基本方法和工程應用。在編寫中力求反映應用型本科課程和教學內(nèi)容體系改革方向,反映當前教學的新內(nèi)容,突出基礎(chǔ)理論知識的應用和實踐技能的培養(yǎng)!稊(shù)字電子技術(shù)》內(nèi)容豐富、結(jié)構(gòu)合理、重點突出,書中每章都配有一定數(shù)量習題!稊(shù)字電子技術(shù)》可作高等學校電子信息類、電氣信息類、儀器儀表類等專業(yè)和其他相關(guān)專業(yè)教材或參考書,也可供工程人員參考使用。
第1章 緒論
1.1 概述
1.1.1 數(shù)字信號和數(shù)字電路
1.1.2 數(shù)字電路的優(yōu)點和分類
1.2 數(shù)制和碼制
1.2.1 數(shù)制
1.2.2 不同數(shù)制間的轉(zhuǎn)換
1.2.3 二進制代碼
練習題
第2章 邏輯代數(shù)基礎(chǔ)
2.1 概述
2.2 邏輯代數(shù)中的常用運算
2.2.1 基本邏輯運算
2.2.2 復合邏輯運算
2.3 邏輯代數(shù)中的基本定律和常用公式
2.3.1 邏輯代數(shù)中的基本定律
2.3.2 邏輯代數(shù)中的常用公式
2.3.3 邏輯代數(shù)中的三個基本規(guī)則
2.4 邏輯函數(shù)及其表示方法
2.4.1 邏輯函數(shù)的建立
2.4.2 邏輯函數(shù)的表示方法
2.4.3 邏輯函數(shù)的兩種標準形式
2.5 邏輯函數(shù)的公式化簡法
2.5.1 邏輯函數(shù)的最簡表達式
2.5.2 邏輯函數(shù)的公式化簡法
2.6 邏輯函數(shù)的卡諾圖化簡法
2.6.1 卡諾圖的構(gòu)成
2.6.2 邏輯函數(shù)的卡諾圖表示法
2.6.3 邏輯函數(shù)的卡諾圖化簡法
2.7 邏輯函數(shù)化簡與變換的Multisim10仿真
2.7.1 Multisim10主要功能及特點
2.7.2 Multisim10安裝
2.7.3 Multisim10的基本操作
2.7.4 邏輯函數(shù)化簡與變換的Multisim仿真
練習題
第3章 集成邏輯門電路
3.1 概述
3.2 基本邏輯門電路
3.2.1 二極管的開關(guān)特性
3.2.2 三極管的開關(guān)特性
3.2.3 MOS管的開關(guān)特性
3.2.4 分立元件門電路
3.2.5 組合邏輯門電路
3.3 TTL集成邏輯門電路
3.3.1 TTL與非門
3.3.2 其他功能的TTL門電路
3.3.3 其他系列的TTL門電路
3.3.4 TTL數(shù)字集成電路的系列
3.3.5 其他雙極型集成邏輯門電路的特點
3.3.6 TTL集成邏輯門電路的使用注意事項
3.4 CMOS集成邏輯門電路
3.4.1 CMOS反相器
3.4.2 其他功能的CMOS門電路
3.4.3 高速CMOS門電路
3.4.4 CMOS數(shù)字集成電路的系列
3.4.5 CMOS數(shù)字集成電路使用注意事項
3.5 TTL電路與CMOS電路的接口
3.5.1 TTL電路驅(qū)動CMOS電路
3.5.2 CMOS門驅(qū)動TTL門
3.5.3 TTL和CMOS門電路帶負載時的接口電路
3.6 門電路邏輯功能測試及Multisim10仿真
3.6.1 與非門邏輯功能測試與仿真
3.6.2 用與非門組成其他功能門電路
3.6.3 CMOS反相器功能仿真
練習題
第4章 組合邏輯電路
4.1 概述
4.1.1 組合邏輯電路的特點
4.1.2 組合邏輯電路的邏輯功能描述
4.2 組合邏輯電路的分析和設(shè)計
4.2.1 組合邏輯電路的分析
4.2.2 組合邏輯電路的設(shè)計
4.3 加法器
4.3.1 半加器和全加器
4.3.2 多位加法器
4.4 編碼器
4.4.1 二進制編碼器
4.4.2 二一十進制編碼器
4.4.3 優(yōu)先編碼器
4.5 譯碼器和數(shù)據(jù)分配器
4.5.1 二進制譯碼器
4.5.2 二一十進制譯碼器
4.5.3 顯示譯碼器
4.5.4 譯碼器的應用
4.5.5 數(shù)據(jù)分配器
4.6 數(shù)據(jù)選擇器
4.6.1 4選1數(shù)據(jù)選擇器
4.6.2 8選1數(shù)據(jù)選擇器
4.6.3 數(shù)據(jù)選擇器的應用
4.7 數(shù)值比較器
4.7.1 1位數(shù)值比較器
4.7.2 多位數(shù)值比較器
4.8 組合邏輯電路中的競爭與冒險
4.8.1 產(chǎn)生競爭冒險的原因
4.8.2 冒險的分類
4.8.3 冒險現(xiàn)象的判別
4.8.4 消險冒險現(xiàn)象的方法
4.9 Multisim10在組合邏輯電路中的應用
4.9.1 加法器仿真分析
4.9.2 四人表決電路設(shè)計與分析
4.9.3 編碼器及譯碼器仿真分析
4.9.4 競爭冒險電路仿真與分析
練習題
第5章 集成觸發(fā)器
5.1 概述
5.2 基本RS觸發(fā)器
5.2.1 由與非門組成的基本RS觸發(fā)器
5.2.2 由或非門組成的基本RS觸發(fā)器
5.3 同步觸發(fā)器
5.3.1 同步RS觸發(fā)器
5.3.2 同步D觸發(fā)器
5.3.3 同步JK觸發(fā)器
5.3.4 同步觸發(fā)器的空翻
5.4 邊沿觸發(fā)器
5.4.1 TTL邊沿JK觸發(fā)器
5.4.2 維持阻塞D觸發(fā)器
5.4.3 T觸發(fā)器和T'觸發(fā)器
5.4.4 CMOS邊沿觸發(fā)器
5.5 主從觸發(fā)器
5.5.1 主從RS觸發(fā)器
5.5.2 主從JK觸發(fā)器
5.5.3 主從JK觸發(fā)器的一次翻轉(zhuǎn)現(xiàn)象
5.6 觸發(fā)器的Multisim10仿真
5.6.1 JK觸發(fā)器仿真
5.6.2 D觸發(fā)器仿真
5.6.3 用JK觸發(fā)器設(shè)計彩燈控制器
5.6.4 觸發(fā)器之間的相互轉(zhuǎn)換
練習題
第6章 時序邏輯電路
6.1 概述
6.1.1 時序邏輯電路的特點與結(jié)構(gòu)
6.1.2 時序邏輯電路的分類
6.1.3 時序邏輯電路功能的描述方法
6.2 時序邏輯電路的分析
6.2.1 同步時序邏輯電路的分析方法
6.2.2 異步時序邏輯電路的分析方法
……
第7章脈沖產(chǎn)生與整形
第8章數(shù)模和模數(shù)轉(zhuǎn)換器
第9章半導體存儲器
第10章可編程邏輯器件
參考文獻