《數(shù)字電子技術(shù)(第3版)》是“高等職業(yè)教育‘產(chǎn)、學(xué)、研’人才培養(yǎng)模式研究”課題的研究成果,為滿足高等職業(yè)教育培養(yǎng)“應(yīng)用型”、“技能型”人才的需求而編寫的。全書由數(shù)字邏輯基礎(chǔ)、CMOS集成門電路、組合邏輯電路、CMOS觸發(fā)器、時(shí)序邏輯電路、可編程邏輯器件、脈沖產(chǎn)生與變換電路、數(shù)/模和模/數(shù)轉(zhuǎn)換電路等8章及3個(gè)附錄組成。將國家“中、高級(jí)電子產(chǎn)品維修工技能鑒定”的考核標(biāo)準(zhǔn)、考核項(xiàng)目與《數(shù)字電子技術(shù)》教材內(nèi)容有機(jī)結(jié)合,并跟蹤美國哈佛大學(xué)的經(jīng)典教材《電子學(xué)》的內(nèi)容體系。
《數(shù)字電子技術(shù)(第3版)》重點(diǎn)突出、強(qiáng)調(diào)應(yīng)用,給出了數(shù)字電子技術(shù)與電子產(chǎn)品設(shè)計(jì)、制作應(yīng)用實(shí)例,根據(jù)“職業(yè)導(dǎo)向、任務(wù)驅(qū)動(dòng)、教學(xué)做相結(jié)合”的現(xiàn)代教學(xué)方法,將基本理論、基本方法、基本技能寓教于各相應(yīng)的“教、學(xué)、做項(xiàng)目”之中,充分調(diào)動(dòng)學(xué)生學(xué)習(xí)的積極性與主動(dòng)性。
《數(shù)字電子技術(shù)(第3版)》可作為高等院校的電氣自動(dòng)化類、電子信息類、計(jì)算機(jī)類、機(jī)械制造類及其自動(dòng)化類各專業(yè)《數(shù)字電子技術(shù)》課程教材,也可作為自學(xué)考試、工程技術(shù)人員的學(xué)習(xí)參考書。
第1章 數(shù)字邏輯基礎(chǔ)
※1.1 “教、學(xué)、做”項(xiàng)目1基于CC4011的“無級(jí)調(diào)光臺(tái)燈”設(shè)計(jì)
1.2 基本邏輯概念
1.2.1 模擬與數(shù)字
1.2.2 邏輯狀態(tài)
1.2.3 HIGH和LOW的電壓范圍
1.2.4 正邏輯和負(fù)邏輯
1.3 數(shù)制與編碼
1.3.1 數(shù)制
1.3.2 不同數(shù)制間的轉(zhuǎn)換
1.3.3 編碼
1.4 門與真值表
1.4.1 非(NOT)門
1.4.2 與(AND)門
1.4.3 或(OR)門
1.4.4 復(fù)合邏輯門
1.4.5 集成門電路的分類
1.5 邏輯代數(shù)基礎(chǔ)
1.5.1 邏輯等式
1.5.2 最小化和卡諾圖
1.5.3 含有約束項(xiàng)的邏輯函數(shù)的化簡
1.5.4 邏輯代數(shù)的基本公式、定理和規(guī)則
1.5.5 邏輯函數(shù)的公式法化簡
※1.6 “教、學(xué)、做” 項(xiàng)目2基于CC4069的 “無線廣播收音機(jī)” 設(shè)計(jì)
※1.7 “教、學(xué)、做” 項(xiàng)目3基于CC4069的 “正弦波發(fā)生器” 設(shè)計(jì)
本章小結(jié)
習(xí)題與應(yīng)用作業(yè)1
第2章 CMOS集成門電路
※2.1 “教、 學(xué)、 做”項(xiàng)目4基于CC4011的“聲、光控節(jié)能開關(guān)”設(shè)計(jì)
2.2 CMOS集成門電路的歷史沿革
2.3 CMOS門電路
2.3.1 實(shí)現(xiàn)指定邏輯功能的CMOS電路設(shè)計(jì)
2.3.2 CMOS門電路的外部特性
2.3.3 4000系列的CMOS集成電路使用說明
2.3.4 高速、超高速CMOS電路
2.4 LSTTL (肖特基系列)門電路
2.4.1 LSTTL(低功耗肖特基系列)與非門電路
2.4.2 LSTTL門電路的外部特性
2.5 BiCMOS門電路
2.5.1 BiCMOS門電路
2.5.2 BiCMOS反相器的外部特性
2.6 集成門電路的使用
2.6.1 集成門電路的使用常識(shí)
2.6.2 TTL、CMOS驅(qū)動(dòng)電路
※2.7 “教、學(xué)、做”項(xiàng)目5基于CC4011的“低成本搶答器”設(shè)計(jì)
※2.8 “教學(xué)做”項(xiàng)目6基于CC4069的“光柱式脈博計(jì)”設(shè)計(jì)
本章小結(jié)
習(xí)題與應(yīng)用作業(yè)2
第3章 組合邏輯電路
※3.1 “教、學(xué)、做”項(xiàng)目7基于CC4028的“樓梯照明燈控制器”設(shè)計(jì)
3.2 組合邏輯電路的分析方法與設(shè)計(jì)方法
3.2.1 組合邏輯電路的分析
3.2.2 組合邏輯電路的設(shè)計(jì)方法
3.2.3 組合邏輯電路設(shè)計(jì)中應(yīng)注意的問題
3.3 算術(shù)運(yùn)算電路
3.3.1 半加器電路
3.3.2 全加器電路
3.4 信號(hào)變換電路
3.4.1 編碼器
3.4.2 譯碼器
3.4.3 數(shù)據(jù)選擇器
3.4.4 數(shù)據(jù)分配器
3.5 數(shù)值比較器
3.5.1 1位數(shù)值比較器
3.5.2 集成數(shù)值比較器
※3.6 組合邏輯電路中的競爭和冒險(xiǎn)
3.6.1 競爭和冒險(xiǎn)現(xiàn)象
3.6.2 冒險(xiǎn)現(xiàn)象的消除方法
3.7 “教、學(xué)、做”項(xiàng)目8基于LM3914/5的蔬菜大棚“低成本溫度計(jì)”設(shè)計(jì)
※3.8 “教、學(xué)、做”項(xiàng)目9基于CC4040的“霓虹燈控制器”設(shè)計(jì)
※3.9 “教、學(xué)、做”項(xiàng)目10基于CC4017的“數(shù)字密碼鎖”設(shè)計(jì)
本章小結(jié)
習(xí)題與應(yīng)用作業(yè)3
第4章 存儲(chǔ)器件——CMOS觸發(fā)器
※4.1 “教、學(xué)、做”項(xiàng)目11“脈沖振蕩器”及“消除波形抖動(dòng)電路”
4.1.1 脈沖振蕩器和單穩(wěn)態(tài)電路
4.1.2 消除波形抖動(dòng)電路
4.2 基本的RS觸發(fā)器
4.2.1 由與非門構(gòu)成的基本RS觸發(fā)器
4.2.2 基本RS觸發(fā)器的邏輯功能及特性方程
4.3 同步觸發(fā)器(即鎖存器)
4.3.1 同步RS觸發(fā)器
4.3.2 同步D觸發(fā)器
4.3.3 同步JK觸發(fā)器
4.3.4 集成同步D觸發(fā)器
4.4 主從觸發(fā)器
4.4.1 主從JK觸發(fā)器
4.4.2 集成主從觸發(fā)器
4.5 邊沿觸發(fā)器
4.5.1 集成邊沿D觸發(fā)器
4.5.2 集成邊沿JK觸發(fā)器
※4.6 “教、學(xué)、做”項(xiàng)目12“區(qū)域夜間自動(dòng)安全監(jiān)控系統(tǒng)”的設(shè)計(jì)
※4.7 “教、學(xué)、做”項(xiàng)目13“N(N≥6)臺(tái)電氣設(shè)備順序控制器”的設(shè)計(jì)
本章小結(jié)
習(xí)題與應(yīng)用作業(yè)4
第5章 時(shí)序邏輯電路
※5.1 “教、學(xué)、做”項(xiàng)目14“多功能數(shù)字鐘”的設(shè)計(jì)
5.2 時(shí)序邏輯電路的分析和設(shè)計(jì)方法
5.2.1 時(shí)序邏輯電路的分析方法
5.2.2 時(shí)序邏輯電路的設(shè)計(jì)方法
5.3 同步計(jì)數(shù)器
5.3.1 同步二進(jìn)制計(jì)數(shù)器
5.3.2 同步非二進(jìn)制計(jì)數(shù)器
5.3.3 集成同步計(jì)數(shù)器
5.4 異步計(jì)數(shù)器
5.4.1 異步計(jì)數(shù)器分析
5.4.2 集成異步計(jì)數(shù)器
5.5 寄存器
5.5.1 數(shù)據(jù)寄存器
5.5.2 移位寄存器
5.5.3 鎖存器
※5.6 “教、學(xué)、做”項(xiàng)目15“自動(dòng)復(fù)位數(shù)字頻率計(jì)”的設(shè)計(jì)
※5.7 “教、學(xué)、做”項(xiàng)目16“自動(dòng)洗衣機(jī)控制器”的設(shè)計(jì)
本章小結(jié)
習(xí)題與應(yīng)用作業(yè)5
第6章 半導(dǎo)體存儲(chǔ)器和可編程邏輯器件
※6.1 “教、學(xué)、做”項(xiàng)目17基于SRAM6264的“可編程時(shí)間順序控制器”設(shè)計(jì)
6.2 半導(dǎo)體存儲(chǔ)器
6.2.1 半導(dǎo)體存儲(chǔ)器的分類
6.2.2 半導(dǎo)體存儲(chǔ)器的主要技術(shù)指標(biāo)
6.3 ROM(只讀存儲(chǔ)器)
6.3.1 固定ROM(掩模只讀存儲(chǔ)器)
6.3.2 PROM、EPROM、E2PROM可編程只讀存儲(chǔ)器
6.3.3 ROM芯片應(yīng)用舉例
6.4 RAM(隨機(jī)存取存儲(chǔ)器)
6.4.1 集成SRAM的基本結(jié)構(gòu)和存儲(chǔ)過程
6.4.2 集成RAM芯片SRAM6264
6.4.3 存儲(chǔ)容量的擴(kuò)展
6.6 PLD(可編程組合邏輯器件)與FPGA(現(xiàn)場可編程門陣列)
6.6.1 PLA (可編程邏輯陣列)和FPLA (現(xiàn)場可編程邏輯陣列)
6.6.2 PAL (可編程陣列邏輯)
6.6.3 GAL(可重編程通用陣列邏輯)
6.6.4 FPGA(現(xiàn)場可編程門陣列)
※6.7 “教、學(xué)、做”項(xiàng)目18基于FPGA的“可編程邏輯門電路”設(shè)計(jì)
本章小結(jié)
習(xí)題與應(yīng)用作業(yè)6
第7章 脈沖信號(hào)的產(chǎn)生與變換
※7.1 “教、學(xué)、做”項(xiàng)目19基于NE555的“聲、光控節(jié)能開關(guān)”設(shè)計(jì)
7.2 單穩(wěn)態(tài)觸發(fā)器
7.2.1 用門電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
7.2.2 集成單穩(wěn)態(tài)觸發(fā)器
7.2.3 單穩(wěn)態(tài)觸發(fā)器應(yīng)用
7.3 施密特觸發(fā)器
7.3.1 用門電路組成的施密特觸發(fā)器
7.3.2 集成施密特觸發(fā)器及其應(yīng)用
7.4 多諧振蕩器
7.4.1 對(duì)稱多諧振蕩器
7.4.2 石英晶體多諧振蕩器
7.5 555時(shí)基集成電路
7.5.1 555時(shí)基集成電路的組成與功能
7.5.2 555時(shí)基集成芯片的應(yīng)用
※7.6 “教、學(xué)、做”項(xiàng)目20“智力競賽定時(shí)搶答器”的設(shè)計(jì)
※7.7 “教、學(xué)、做”項(xiàng)目21“交通信號(hào)燈控制器”的設(shè)計(jì)
本章小結(jié)
習(xí)題與應(yīng)用作業(yè)7
第8章 模/數(shù)轉(zhuǎn)換與數(shù)/模轉(zhuǎn)換
※8.1 “教、學(xué)、做”項(xiàng)目22基于MC14433芯片的“數(shù)字電壓表”設(shè)計(jì)
8.2 數(shù)/模轉(zhuǎn)換器(DAC)
8.2.1 D/A轉(zhuǎn)換器
8.2.2 權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
8.2.3 倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
8.2.4 8位DAC集成芯片及其應(yīng)用
8.3 模/數(shù)轉(zhuǎn)換器(ADC)
8.3.1 A/D轉(zhuǎn)換的一般步驟和取樣定理
8.3.2 取樣-保持電路
8.3.3 并行比較型A/D轉(zhuǎn)換器
8.3.4 逐次比較型A/D轉(zhuǎn)換器
8.3.5 雙積分型A/D轉(zhuǎn)換器
8.3.6 集成A/D轉(zhuǎn)換器ADC0804
8.4 “教、學(xué)、做”項(xiàng)目23基于ADC0804芯片的“智能數(shù)據(jù)采集系統(tǒng)”設(shè)計(jì)
本章小結(jié)
習(xí)題與應(yīng)用作業(yè)8
附錄A 常用CMOS集成電路引腳排列圖
附錄B 常用邏輯符號(hào)對(duì)照表
附錄C 部分“習(xí)題與應(yīng)用作業(yè)”的參考答案
參考文獻(xiàn)