《數(shù)字電子技術》是按照教育部“數(shù)字電子技術基礎課程教學基本要求”進行編寫的,并根據(jù)當代數(shù)字系統(tǒng)設計方法發(fā)展現(xiàn)狀,增加了可編程邏輯器件、VHDL硬件描述語言及相關EDA軟件的內(nèi)容,更加突出了基于可編程邏輯器件的現(xiàn)代數(shù)字系統(tǒng)設計方法教學。
全書共十一章,包括數(shù)制與碼制、邏輯函數(shù)及其化簡、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖波形的產(chǎn)生與整形、半導體存儲器、基于可編程邏輯器件的現(xiàn)代數(shù)字系統(tǒng)設計、D/A和A/D轉(zhuǎn)換器及應用、數(shù)字系統(tǒng)綜合設計。
緒論
第1章 數(shù)制與碼制
1.1 進位計數(shù)制
1.1.1 十進制數(shù)的表示
1.1.2 二進制數(shù)的表示
1.1.3 八進制數(shù)和十六制數(shù)的表示
1.1.4 二進制的算術運算和邏輯運算
1.2 數(shù)制轉(zhuǎn)換
1.2.1 二進制數(shù)和十進制數(shù)之間的轉(zhuǎn)換
1.2.2 八進制數(shù)、十六進制數(shù)與二進制數(shù)的轉(zhuǎn)換
1.3 帶符號數(shù)的代碼表示
1.3.1 真值與機器數(shù)
1.3.2 原碼
1.3.3 反碼
1.3.4 補碼
1.3.5 機器數(shù)的運算
1.4 數(shù)碼和字符的代碼表示
1.4.1 十進制數(shù)的二進制編碼
1.4.2 可靠性編碼
1.4.3 字符代碼
習題
第2章 邏輯函數(shù)及其化簡
2.1 邏輯代數(shù)
2.1.1 邏輯變量與邏輯函數(shù)
2.1.2 基本邏輯運算
2.1.3 復合邏輯運算
2.1.4 邏輯函數(shù)與真值表
2.1.5 邏輯函數(shù)的相等
2.2 邏輯代數(shù)的定律及規(guī)則
2.2.1 邏輯代數(shù)的基本定律
2.2.2 邏輯代數(shù)的三個規(guī)則
2.2.3 邏輯代數(shù)的常用公式
2.3 邏輯函數(shù)的化簡
2.3.1 邏輯函數(shù)的標準形式
2.3.2 邏輯函數(shù)的代數(shù)化簡法
2.3.3 卡諾圖化簡法
2.3.4 邏輯函數(shù)的列表化簡法*
習題
第3章 邏輯門電路
3.1 概述
3.2 門電路邏輯符號及其外部特性
3.2.1 簡單邏輯門電路
3.2.2 復合邏輯門電路
3.2.3 正負邏輯問題
3.3 典型邏輯門電路及其主要技術參數(shù)
3.3.1 二極管門電路
3.3.2 三極管邏輯非門
3.3.3 TTL集成邏輯門
3.3.4 三態(tài)輸出門
3.3.5 MOS邏輯門
習題
第4章 組合邏輯電路
4.1 概述
4.1.1 什么是組合邏輯電路
4.1.2 組合邏輯電路邏輯功能的描述
4.2 組合邏輯電路的分析方法
4.2.1 組合邏輯電路一般分析方法
4.2.2 組合電路分析舉例
4.3 常用組合邏輯電路
4.3.1 加法器
4.3.2 編碼器
4.3.3 譯碼器
4.3.4 數(shù)據(jù)選擇器
4.3.5 數(shù)值比較器
4.4 組合邏輯電路的設計
4.4.1 采用小規(guī)模集成器件設計組合邏輯電路
4.4.2 采用中規(guī)模集成器件實現(xiàn)組合邏輯電路
4.5 組合邏輯電路的競爭—冒險
4.5.1 競爭—冒險的成因
4.5.2 判斷是否存在冒險的方法
4.5.3 消除競爭冒險的措施
習題
第5章 觸發(fā)器
5.1 概述
5.2 RS觸發(fā)器
5.2.1 基本RS觸發(fā)器
5.2.2 時鐘控制RS觸發(fā)器
5.2.3 主從RS觸發(fā)器
5.2.4 集成RS觸發(fā)器
5.2.5 基本RS觸發(fā)器的簡單應用
5.3 J K觸發(fā)器
5.3.1 鐘控JK觸發(fā)器電路結(jié)構(gòu)與工作原理
5.3.2 主從JK觸發(fā)器
5.3.3 主從JK觸發(fā)器的一次翻轉(zhuǎn)現(xiàn)象
5.3.4 邊沿JK觸發(fā)器動作特點
5.4 D觸發(fā)器
5.4.1 D觸發(fā)器的電路結(jié)構(gòu)與工作原理
5.4.2 邊沿D觸發(fā)器
5.5 T觸發(fā)器
5.6 各類觸發(fā)器的轉(zhuǎn)換
5.6.1 JK觸發(fā)器轉(zhuǎn)換為其他觸發(fā)器
5.6.2 D觸發(fā)器轉(zhuǎn)換為其他
觸發(fā)器
習題
第6章 時序邏輯電路
6.1 概述
6.2 同步時序邏輯電路分析
6.2.1 同步時序邏輯電路的分析方法
6.2.2 同步時序邏輯電路的分析舉例
6.3 常用同步時序邏輯電路
6.3.1 寄存器
6.3.2 計數(shù)器
6.4 同步時序邏輯電路的設計
6.4.1 設計方法
6.4.2 設計舉例
6.5 中規(guī)模同步時序邏輯電路的分析和設計
6.5.1 中規(guī)模同步時序邏輯電路的分析
6.5.2 中規(guī)模同步時序邏輯電路的設計
6.6 異步時序邏輯電路
6.6.1 脈沖異步時序邏輯電路
6.6.2 電平異步時序邏輯電路分析
習題
第7章 脈沖波形的產(chǎn)生與整形
7.1 概述
7.1.1 脈沖信號的特點
7.1.2 脈沖產(chǎn)生與整形電路的基本分析方法
7.2 單穩(wěn)態(tài)觸發(fā)器
7.2.1 用門電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
7.2.2 集成單穩(wěn)態(tài)觸發(fā)器
7.2.3 應用舉例
7.3 多諧振蕩器
7.3.1 用門電路構(gòu)成多諧振蕩器
7.3.2 石英晶體多諧振蕩器
7.3.3 應用舉例
7.4 施密特觸發(fā)器
7.4.1 用門電路構(gòu)成的施密特觸發(fā)器
7.4.2 集成施密特觸發(fā)器
7.4.3 主要應用
7.5 555定時電路及其應用
7.5.1 555定時器的內(nèi)部電路結(jié)構(gòu)與工作原理
7.5.2 555定時器構(gòu)成單穩(wěn)態(tài)觸發(fā)器
7.5.3 555定時器構(gòu)成施密特觸發(fā)器
7.5.4 555定時器構(gòu)成多諧振蕩器
習題
第8章 半導體存儲器
8.1 概述
8.1.1 半導體存儲器的特點與技術指標
8.1.2 半導體存儲器的分類
8.2 只讀存儲器
8.2.1 ROM芯片基本結(jié)構(gòu)和工作原理
8.2.2 各類ROM的存儲單元結(jié)構(gòu)及編程原理
8.3 隨機存取存儲器
8.3.1 RAM的基本結(jié)構(gòu)和工作原理
8.3.2 RAM的存儲單元
8.3.3 RAM存儲容量的擴展
習題
第9章 基于可編程邏輯器件的現(xiàn)代數(shù)字系統(tǒng)設計
9.1 概述
9.1.1 傳統(tǒng)數(shù)字系統(tǒng)設計方法存在的問題
9.1.2 基于PLD的現(xiàn)代數(shù)字系統(tǒng)設計流程
9.1.3 傳統(tǒng)與現(xiàn)代數(shù)字系統(tǒng)設計方法比較
9.2 可編程邏輯器件
9.2.1 PLD電路簡介
9.2.2 通用陣列邏輯GAL
9.2.3 復雜可編程邏輯器件CPLD
9.2.4 現(xiàn)場可編程門陣列FPGA
9.2.5 PLD的編程與配置
9.3 Quartus II使用方法
9.3.1 Quartus II簡介
9.3.2 原理圖輸入設計
9.3.3 HDL輸入設計
9.3.4 原理圖與HDL混合輸入設計
9.4 數(shù)字電路的VHDL設計
9.4.1 VHDL語法概要
9.4.2 組合電路的VHDL設計
9.4.3 時序電路的VHDL設計
9.4.4 存儲器的VHDL設計
習題
第10章 D/A和A/D轉(zhuǎn)換器及應用
10.1 概述
10.2 D/A轉(zhuǎn)換器
10.2.1 權(quán)電阻網(wǎng)絡D/A轉(zhuǎn)換器
10.2.2 倒T型電阻網(wǎng)絡D/A轉(zhuǎn)換器
10.2.3 D/A轉(zhuǎn)換器的主要技術參數(shù)
10.2.4 常用D/A轉(zhuǎn)換器件及應用
10.3 A/D轉(zhuǎn)換器
10.3.1 A/D轉(zhuǎn)換原理
10.3.2 并聯(lián)比較型A/D轉(zhuǎn)換器
10.3.3 反饋比較型A/D轉(zhuǎn)換器
10.3.4 雙積分型A/D轉(zhuǎn)換器
10.3.5 A/D轉(zhuǎn)換器的主要技術參數(shù)
10.3.6 常用A/D器件及應用
習題
第11章 數(shù)字系統(tǒng)綜合設計
11.1 8位10進制頻率計設計
11.1.1 測頻原理
11.1.2 時序控制電路設計
11.1.3 8位10進制計數(shù)器設計
11.1.4 8位數(shù)碼管顯示驅(qū)動電路設計
11.1.5 整體電路設計與測試
11.2 簡易正弦信號發(fā)生器設計
11.2.1 設計原理
11.2.2 定制ROM及其初始化
11.2.3 地址發(fā)生器設計
11.2.4 整體電路設計與測試
11.3 電壓表的設計——A/D轉(zhuǎn)換器的應用
11.3.1 數(shù)字電壓表的基本組成
11.3.2 數(shù)字電壓表的主要技術指標
11.3.3 設計方案比較
11.3.4 液晶顯示電壓表的電路設計
11.4 射頻監(jiān)視切換器設計
11.4.1 射頻監(jiān)視切換器的設計要求
11.4.2 設計方案比較
11.4.3 單元電路設計
11.4.4 總體電路設計
習題
附錄 部分常用中小規(guī)模數(shù)字集成電路器件介紹
參考文獻