《數(shù)字邏輯電路實驗(第2版)》是依據(jù)高等工科院校數(shù)字電路邏輯設(shè)計課程教學(xué)大綱的基本要求,并結(jié)合作者多年的科研與教學(xué)經(jīng)驗編寫而成的!稊(shù)字邏輯電路實驗(第2版)》詳細(xì)講解了數(shù)字邏輯電路實驗及其實驗基礎(chǔ),每項實驗內(nèi)容包括典型芯片的功能及應(yīng)用、數(shù)字電路的邏輯仿真、基于可編程器件實現(xiàn)常見電路的vHDL程序設(shè)計與仿真以及電路故障診斷方法。在實驗內(nèi)容安排上考慮與理論教學(xué)的同步,注重學(xué)生實際工程設(shè)計能力的培養(yǎng),減少驗證性實驗,增加設(shè)計性和綜合性實驗,增加了數(shù)字電路應(yīng)用設(shè)計。
《數(shù)字邏輯電路實驗(第2版)》可作為高等院校電子信息類、計算機(jī)科學(xué)與技術(shù)、自動控制等專業(yè)本科生、?粕膶嶒灲滩,也可供從事電路設(shè)計和研發(fā)的工程技術(shù)人員閱讀或參考。
劉霞,空軍工程大學(xué)副教授,研究方向為信號與系統(tǒng),從事教學(xué)、科研工作27年。主講課程有“數(shù)字電路邏輯設(shè)計”“電子設(shè)計與實踐”“電子線路EDA”“電子技術(shù)基礎(chǔ)”等,編寫教材6部;承擔(dān)過多項軍隊和地方科研項目,獲得多項軍隊科研和教學(xué)成果獎,以及國家實用新型發(fā)明專利獎;在EI、核心期刊等發(fā)表、交流學(xué)術(shù)論文40余篇。
第1章 數(shù)字電路實驗基礎(chǔ)
1.1 概述
1.2 實驗的基本過程
1.2.1 實驗預(yù)習(xí)
1.2.2 實驗中的EDA仿真
1.2.3 實驗操作規(guī)范
1.2.4 布線原則
1.2.5 數(shù)字電路測試
1.2.6 數(shù)字電路的故障查找和排除
1.2.7 實驗記錄和實驗報告
1.3 數(shù)字集成電路簡介
1.3.1 概述
1.3.2 TTL集成電路的特點和工作條件
1.3.3 TTL集成電路使用須知
1.3.4 CMOS集成電路的特點
1.3.5 CMOS集成電路使用須知
1.3.6 數(shù)字IC器件的封裝
1.3.7 數(shù)字電路邏輯狀態(tài)
1.4 數(shù)字電路常用儀表的使用
1.4.1 數(shù)字示波器DS1052E
1.4.2 ICT-33C數(shù)字集成電路測試儀
1.4.3 邏輯筆
1.4.4 數(shù)字電路實驗箱
第2章 集成邏輯門電路
2.1 集成邏輯門電路實驗?zāi)康呐c要求
2.2 集成邏輯門電路基礎(chǔ)知識
2.2.1 集成邏輯門電路的類型及特點
2.2.2 典型門電路芯片
2.2.3 TTL門電路的主要參數(shù)
2.2.4 集成門電路的使用規(guī)則
2.3 門電路的EDA仿真
2.4 集成邏輯門功能測試
2.5 門電路故障的分析及診斷
2.6 實驗報告及思考題
第3章 組合邏輯電路
3.1 全加器
3.1.1 全加器實驗?zāi)康呐c要求
3.1.2 全加器基礎(chǔ)知識
3.1.3 全加器的EDA仿真
3.1.4 全加器電路
3.1.5 基于VHDL實現(xiàn)1位全加器
3.1.6 組合邏輯電路故障檢測
3.1.7 實驗報告及思考題
3.2 譯碼器
3.2.1 譯碼器實驗?zāi)康呐c要求
3.2.2 譯碼器基礎(chǔ)知識
3.2.3 譯碼器的EDA仿真
3.2.4 譯碼器電路
3.2.5 基于VHDL實現(xiàn)的3-8線譯碼器
3.2.6 組合邏輯電路故障判斷方法
3.2.7 實驗報告及思考題
3.3 數(shù)據(jù)選擇器
3.3.1 數(shù)據(jù)選擇器實驗?zāi)康呐c要求
3.3.2 數(shù)據(jù)選擇器基礎(chǔ)知識
3.3.3 數(shù)據(jù)選擇器的EDA仿真
3.3.4 數(shù)據(jù)選擇器電路
3.3.5 基于VHDL實現(xiàn)的8選1數(shù)據(jù)選擇器
3.3.6 實驗報告及思考題
第4章 時序邏輯電路
4.1 觸發(fā)器
4.1.1 觸發(fā)器實驗?zāi)康呐c要求
4.1.2 觸發(fā)器基礎(chǔ)知識
4.1.3 觸發(fā)器的EDA仿真
4.1.4 基本觸發(fā)器電路
4.1.5 基于VHDL實現(xiàn)的JK觸發(fā)器
4.1.6 觸發(fā)器常見故障分析及診斷
4.1.7 實驗報告及思考題
4.2 移位寄存器
4.2.1 移位寄存器實驗?zāi)康呐c要求
4.2.2 移位寄存器基礎(chǔ)知識
4.2.3 移位寄存器的EDA仿真
4.2.4 移位寄存器電路
4.2.5 基于VHDL實現(xiàn)的8位移位寄存器
4.2.6 移位寄存器常見故障分析及診斷
4.2.7 實驗報告及思考題
4.3 計數(shù)器
4.3.1 計數(shù)器實驗?zāi)康呐c要求
4.3.2 計數(shù)器基礎(chǔ)知識
4.3.3 由D觸發(fā)器構(gòu)成4位異步二進(jìn)制計數(shù)器的仿真及硬件實現(xiàn)
4.3.4 常用集成計數(shù)器的仿真及功能測試
4.3.5 N進(jìn)制計數(shù)器的仿真及硬件實現(xiàn)
4.3.6 基于VHDL實現(xiàn)的4位二進(jìn)制計數(shù)器
4.3.7 計數(shù)器常見故障分析及診斷
4.3.8 實驗報告及思考題
第5章 混合電路
5.1 脈沖產(chǎn)生與整形電路
5.1.1 實驗?zāi)康呐c要求
5.1.2 基礎(chǔ)知識
5.1.3 脈沖產(chǎn)生與整形電路的EDA仿真
5.1.4 脈沖產(chǎn)生與整形電路的測試與設(shè)計
5.1.5 實驗報告及思考題
5.2 模/數(shù)與數(shù)/模轉(zhuǎn)換電路
5.2.1 實驗?zāi)康呐c要求
5.2.2 基礎(chǔ)知識
5.2.3 模/數(shù)與數(shù)/模轉(zhuǎn)換電路的仿真
5.2.4 模/數(shù)與數(shù)/模轉(zhuǎn)換電路的測試與設(shè)計
5.2.5 實驗報告及思考題
5.3 半導(dǎo)體存儲器——靜態(tài)隨機(jī)存儲器實驗
5.3.1 實驗?zāi)康呐c要求
5.3.2 存儲器基礎(chǔ)知識
5.3.3 存儲器的EDA仿真
5.3.4 存儲器的測試
5.3.5 實驗報告及思考題
第6章 數(shù)字電路應(yīng)用設(shè)計
6.1 數(shù)字電路設(shè)計概述
6.1.1 數(shù)字電路設(shè)計流程
6.1.2 數(shù)字電路設(shè)計方法
6.1.3 數(shù)字電路設(shè)計性實驗報告撰寫
6.2 交通信號燈自動定時控制系統(tǒng)
6.2.1 控制系統(tǒng)的功能要求
6.2.2 控制系統(tǒng)方案設(shè)計
6.2.3 電路設(shè)計
6.2.4 組裝與調(diào)試
6.2.5 相關(guān)題目
6.3 拔河游戲機(jī)
6.3.1 拔河游戲機(jī)的功能要求
6.3.2 拔河游戲機(jī)的方案設(shè)計
6.3.3 電路設(shè)計
6.3.4 組裝與調(diào)試
6.4 循環(huán)彩燈控制器的設(shè)計
6.4.1 控制器的功能要求
6.4.2 電路設(shè)計
6.4.3 組裝與調(diào)試
6.4.4 基于VHDL設(shè)計的循環(huán)彩燈控制器
6.4.5 相關(guān)題目
6.5 數(shù)字頻率計設(shè)計
6.5.1 數(shù)字頻率計的功能要求
6.5.2 數(shù)字頻率計的方案設(shè)計
6.5.3 電路設(shè)計
6.5.4 組裝與調(diào)試
6.6 多路智力競賽搶答器設(shè)計
6.6.1 搶答器的功能要求
6.6.2 搶答器的方案設(shè)計
6.6.3 電路設(shè)計
6.6.4 組裝與調(diào)試
6.7 時鐘類應(yīng)用電路設(shè)計
6.7.1 基本單元電路
6.7.2 數(shù)字鐘電路設(shè)計
6.7.3 數(shù)碼顯示星期歷電路設(shè)計
6.7.4 數(shù)碼顯示精密定時電路設(shè)計
第7章 數(shù)字電路實驗常用軟件及器件
7.1 MULTISIM11電路仿真
7.1.1 Multisim11簡介
7.1.2 Multisim11用戶界面
7.1.3 Multisim11的基本操作
7.1.4 Multisim11虛擬數(shù)字儀表
7.1.5 Multisim11在數(shù)字電路中的仿真流程
7.2 可編程邏輯器件簡介
7.2.1 可編程邏輯器件的基本概念
7.2.2 可編程邏輯器件的基本結(jié)構(gòu)
7.2.3 EP4CE6E22C8簡介
7.3 VHDL語言簡介
7.3.1 VHDL的基本語法規(guī)則
7.3.2 VHDL基本描述語句
7.3.3 VHDL基本語法結(jié)構(gòu)
7.3.4 常見基本數(shù)字電路的VHDL實現(xiàn)
7.4 PLD開發(fā)軟件QUARTUSⅡ的使用
7.4.1 Quartus?Ⅱ概述
7.4.2 QuartusⅡ軟件電路設(shè)計流程
7.4.3 基于Quartus?Ⅱ的VHDL電路設(shè)計
附錄
附錄A 部分常用TTL集成電路說明
附錄B 部分常用CMOS集成電路說明
附錄C 部分TTL集成電路引腳排列
附錄D 部分CMOS集成電路引腳排列
參考文獻(xiàn)