本教材緊緊圍繞教育改革,結(jié)合高職高專教學(xué)特點,突出應(yīng)用性,注重實踐。在內(nèi)容的選取上,以“實用、夠用”為度,以應(yīng)用為目的,以講清概念、強化實訓(xùn)、靈活應(yīng)用為重點,深入淺出地講述了數(shù)字集成電路的基本工作原理和邏輯功能,刪掉了過時、用不上的內(nèi)容,并以較多的實例、實訓(xùn)介紹了現(xiàn)代電子設(shè)計及制作的基本方法,突出了數(shù)字集成電路在生產(chǎn)、生活中的應(yīng)用。
《數(shù)字電子技術(shù)》主要內(nèi)容包括:數(shù)字電路基礎(chǔ)、集成邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、555定時器、D/A和A/D轉(zhuǎn)換、半導(dǎo)體存儲器和可編程邏輯器件、數(shù)字電子電路讀圖練習(xí)。部分章節(jié)配有相應(yīng)的實訓(xùn)項目和習(xí)題。
《數(shù)字電子技術(shù)》可作為高職高專類院校應(yīng)用電子技術(shù)、電子信息、機電一體化等專業(yè)的教材,也可供從事電子技術(shù)的人員參考學(xué)習(xí)。
前言
緒論
0.1 模擬信號與數(shù)字信號
0.2 數(shù)字邏輯電路的特點
0.3 本課程的學(xué)習(xí)目的和學(xué)習(xí)方法
第1章 數(shù)字電路基礎(chǔ)
1.1 數(shù)制
1.1.1 常用數(shù)制及其表示方法
1.1.2 數(shù)制轉(zhuǎn)換
1.2 碼制
1.3 邏輯代數(shù)的基本運算
1.3.1 邏輯變量和邏輯函數(shù)
1.3.2 三種基本邏輯關(guān)系
1.3.3 復(fù)合邏輯關(guān)系
1.3.4 電平和正、負(fù)邏輯問題
1.4 邏輯代數(shù)的基本公式、定律和運算規(guī)則
1.4.1 基本公式和定律
1.4.2 邏輯代數(shù)的運算規(guī)則
1.5 邏輯函數(shù)的建立、表示方法及其相互轉(zhuǎn)換
1.5.1 邏輯函數(shù)的建立
1.5.2 邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換
1.6 邏輯函數(shù)的化簡
1.6.1 代數(shù)化簡法
1.6.2 卡諾圖化簡法
1.6.3 具有無關(guān)項的邏輯函數(shù)及其化簡
實訓(xùn)1TTL數(shù)字集成電路的正確使用及參數(shù)測試
習(xí)題1
第2章 集成邏輯門電路
2.1 半導(dǎo)體管的開關(guān)特性
2.1.1 二極管的開關(guān)特性
2.1.2 晶體管的開關(guān)特性
2.2 TTL集成門電路
2.2.1 TTL與非門
2.2.2 肖特基TTL與非門
2.2.3 集電極開路與非門
2.2.4 三態(tài)輸出與非門
2.3 金屬氧化物半導(dǎo)體場效應(yīng)晶體管開關(guān)特性
2.4 CMOS集成門電路
2.4.1 CMOS非門
2.4.2 CMOS與非門和CMOS或非門
2.5 集成邏輯門的分類、特性和使用注意事項
2.5.1 集成邏輯門的分類和特性
2.5.2 TTL和CMOS門電路的使用注意事項
實訓(xùn)2TTL集電極開路與非門和三態(tài)輸出門的測試
習(xí)題2
第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析與設(shè)計方法
3.2.1 組合邏輯電路的分析方法
3.2.2 組合邏輯電路的設(shè)計方法
3.3 常用組合邏輯電路實例
3.3.1 編碼器
3.3.2 譯碼器
3.3.3 數(shù)據(jù)選擇器
3.3.4 加法器
3.3.5 數(shù)值比較器
3.4 用組合邏輯模塊設(shè)計組合邏輯電路
3.4.1 用譯碼器實現(xiàn)組合邏輯函數(shù)和構(gòu)成數(shù)據(jù)分配器
3.4.2 用數(shù)據(jù)選擇器實現(xiàn)任意組合邏輯函數(shù)
3.4.3 加法器的應(yīng)用
3.5 組合邏輯電路中的競爭與冒險
3.5.1 競爭與冒險的原因分析
3.5.2 冒險現(xiàn)象的判別
3.5.3 冒險的消除
實訓(xùn)3.1 數(shù)字代碼鎖電路設(shè)計
實訓(xùn)3.2 編碼器、譯碼器實驗
實訓(xùn)3.3 用中規(guī)模集成電路設(shè)計組合
邏輯電路
習(xí)題
第4章 觸發(fā)器
4.1 觸發(fā)器概述
4.1.1 觸發(fā)器的特點
4.1.2 觸發(fā)器的分類
4.2 基本RS觸發(fā)器
4.2.1 電路結(jié)構(gòu)和邏輯符號
4.2.2 工作原理
4.2.3 基本RS觸發(fā)器邏輯功能的描述
4.3 同步觸發(fā)器
4.3.1 同步RS觸發(fā)器
4.3.2 同步D觸發(fā)器
4.3.3 同步JK觸發(fā)器
4.3.4 T和T′觸發(fā)器
4.3.5 觸發(fā)器的空翻現(xiàn)象
4.4 主從觸發(fā)器
4.4.1 主從JK觸發(fā)器
4.4.2 CMOS主從D觸發(fā)器
4.5 邊沿觸發(fā)器
4.5.1 正邊沿觸發(fā)器
4.5.2 負(fù)邊沿觸發(fā)器
4.6 觸發(fā)器邏輯功能的轉(zhuǎn)換
4.6.1 觸發(fā)器邏輯功能轉(zhuǎn)換的方法
4.6.2 不同類型觸發(fā)器之間的轉(zhuǎn)換
實訓(xùn)4.1 觸發(fā)器的功能測試和應(yīng)用
實訓(xùn)4.2 不同類型觸發(fā)器的邏輯
功能轉(zhuǎn)換
習(xí)題
第5章 時序邏輯電路
5.1 時序邏輯電路的基本概念
5.1.1 時序邏輯電路的特點
5.1.2 時序邏輯電路的分類
5.2 時序邏輯電路的分析
5.3 寄存器
5.3.1 數(shù)碼寄存器
5.3.2 移位寄存器
5.4 計數(shù)器
5.4.1 計數(shù)器的特點和分類
5.4.2 二進(jìn)制計數(shù)器
5.4.3 十進(jìn)制計數(shù)器
5.4.4 集成計數(shù)器的應(yīng)用
實訓(xùn)5.1 計數(shù)器的使用
實訓(xùn)5.2 任意進(jìn)制計數(shù)器的設(shè)計
習(xí)題
第6章 555定時器
6.1 555定時器概述
6.2 555定時器及其應(yīng)用
6.2.1 555定時器的電路結(jié)構(gòu)與工作原理
6.2.2 用555定時器組成施密特觸發(fā)器
6.2.3 用555定時器組成單穩(wěn)態(tài)觸發(fā)器
6.2.4 用555定時器組成多諧振蕩器
實訓(xùn)6.1 用555定時器構(gòu)成多諧振蕩器
實訓(xùn)6.2 用555定時器產(chǎn)生救護(hù)車雙音信號
習(xí)題
第7章 D/A和A/D轉(zhuǎn)換
7.1 D/A轉(zhuǎn)換
7.1.1 D/A轉(zhuǎn)換器的原理
7.1.2 R?2R倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器的基本原理
7.1.3 DAC的主要技術(shù)指標(biāo)
7.1.4 集成D/A轉(zhuǎn)換器及其應(yīng)用
7.2 A/D轉(zhuǎn)換
7.2.1 A/D轉(zhuǎn)換的基本原理
7.2.2 典型A/D轉(zhuǎn)換器的原理
7.2.3 ADC的主要技術(shù)指標(biāo)
7.2.4 常用集成ADC簡介
實訓(xùn)7A/D和D/A轉(zhuǎn)換
習(xí)題
第8章 半導(dǎo)體存儲器和可編程邏輯器件
8.1 隨機存取存儲器
8.1.1 RAM的結(jié)構(gòu)和參數(shù)
8.1.2 RAM存儲單元
8.1.3 RAM容量的擴展
8.2 只讀存儲器
8.2.1 ROM的結(jié)構(gòu)和工作原理
8.2.2 固定ROM
8.2.3 可編程ROM
8.2.4 可擦除可編程ROM和電可擦除可編程ROM
8.2.5 閃速存儲器
8.2.6 可編程ROM應(yīng)用舉例
8.3 可編程邏輯器件
8.3.1 PLD電路的表示方法及有關(guān)符號
8.3.2 可編程陣列邏輯
8.3.3 通用陣列邏輯
習(xí)題
第9章 數(shù)字電子電路讀圖練習(xí)
9.1 讀圖的基本步驟
9.2 312位數(shù)字電壓表
9.3 數(shù)字鐘
習(xí)題
附錄 常用典型邏輯器件圖形
符號舉例
參考文獻(xiàn)