數(shù)字邏輯電路
定 價(jià):¥48
中 教 價(jià):¥36.96 (7.70折)
庫 存 數(shù): 0
叢 書 名:電子電氣基礎(chǔ)課程規(guī)劃教材
本書是根據(jù)教育部最新制定的電子技術(shù)基礎(chǔ)課程教學(xué)基本要求,并結(jié)合作者多年來的理論及實(shí)驗(yàn)教學(xué)經(jīng)驗(yàn)以及科研應(yīng)用體會(huì)編寫的專業(yè)技術(shù)基礎(chǔ)課教材。全書共分10章,主要內(nèi)容包括:數(shù)字和邏輯基礎(chǔ)、門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與整形、數(shù)模轉(zhuǎn)換和模數(shù)轉(zhuǎn)換電路、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件簡介、數(shù)字邏輯電路簡單應(yīng)用與知識(shí)擴(kuò)展。本書提供配套多媒體電子課件和習(xí)題解答。
張文超,2000.2~2003.6在華東理工大學(xué)信息科學(xué)與工程學(xué)院檢測技術(shù)與自動(dòng)化裝置專業(yè)攻讀博士學(xué)位,2003年6月畢業(yè),獲得博士畢業(yè)證和博士學(xué)位證;2007.3~至今杭州電子科技大學(xué)電子信息學(xué)院,教授。主講《數(shù)字邏輯電路》、《EDA技術(shù)與應(yīng)用》、《嵌入式系統(tǒng)與SOPC技術(shù)》和《單片機(jī)原理與控制系統(tǒng)》等課程。從事生命科學(xué)儀器和測控技術(shù)方面的科研。
第1章 數(shù)字和邏輯基礎(chǔ)1.1 數(shù)字邏輯電路概述1.1.1 模擬信號(hào)與數(shù)字信號(hào)1.1.2 模擬電路與數(shù)字電路1.1.3 數(shù)字信號(hào)參數(shù)1.1.4 數(shù)字電路的基本功能及其應(yīng)用1.2 數(shù)制、數(shù)制轉(zhuǎn)換和算術(shù)運(yùn)算簡介1.2.1 十進(jìn)制數(shù)1.2.2 二進(jìn)制數(shù)、八進(jìn)制數(shù)和十六進(jìn)制數(shù)1.2.3 不同進(jìn)制數(shù)間相互轉(zhuǎn)換1.2.4 符號(hào)數(shù)的表示方法1.2.5 多位二進(jìn)制數(shù)的運(yùn)算1.3 常用碼制1.3.1 數(shù)字編碼1.3.2 可靠性編碼1.3.3 信息交換代碼1.4 邏輯代數(shù)基礎(chǔ)1.4.1 基本邏輯運(yùn)算和復(fù)合邏輯運(yùn)算1.4.2 基本公式和常用公式1.4.3 基本規(guī)則1.5 邏輯函數(shù)的幾種常用描述方法及相互間的轉(zhuǎn)換1.5.1 邏輯函數(shù)的幾種常用描述方法1.5.2 不同描述方法之間的轉(zhuǎn)換1.5.3 邏輯函數(shù)的建立及其描述1.6 邏輯函數(shù)的化簡1.6.1 邏輯函數(shù)的最簡形式和最簡標(biāo)準(zhǔn)1.6.2 邏輯函數(shù)的公式化簡法1.6.3 邏輯函數(shù)的兩種標(biāo)準(zhǔn)形式1.6.4 邏輯函數(shù)的卡諾圖化簡法1.6.5 具有無關(guān)項(xiàng)的邏輯函數(shù)的化簡法1.6.6 多輸出變量的卡諾圖化簡法 習(xí)題第2章 門電路2.1 引言與概述2.1.1 引言2.1.2 概述2.2 半導(dǎo)體二極管的開關(guān)特性2.3 半導(dǎo)體三極管的開關(guān)特性2.3.1 雙極型三極管的結(jié)構(gòu)2.3.2 雙極型三極管的輸入特性和輸出特性2.3.3 雙極型三極管的開關(guān)等效電路2.3.4 簡單雙極型三極管開關(guān)電路2.3.5 雙極型三極管的動(dòng)態(tài)開關(guān)特性2.4 場效應(yīng)管(MOS管)的開關(guān)特性2.4.1 MOS管的結(jié)構(gòu)2.4.2 MOS管的輸入特性和輸出特性2.4.3 MOS管的開關(guān)等效電路2.4.4 MOS管的基本開關(guān)電路2.4.5 MOS管的4種類型2.5 最簡單的與、或、非門電路2.5.1 二極管與門2.5.2 二極管或門2.5.3 三極管非門2.6 TTL集成門電路2.6.1 TTL反相器的電路結(jié)構(gòu)和工作原理2.6.2 TTL反相器的靜態(tài)輸入特性和輸出特性2.6.3 TTL反相器的動(dòng)態(tài)特性2.6.4 其他類型的TTL門電路2.6.5 TTL電路的改進(jìn)系列簡介2.7 其他類型的雙極型數(shù)字集成電路簡介2.7.1 ECL電路2.7.2 I2L電路2.8 CMOS門電路2.8.1 CMOS反相器的工作原理2.8.2 CMOS反相器的靜態(tài)輸入特性和輸出特性2.8.3 CMOS反相器的動(dòng)態(tài)特性2.8.4 其他類型的CMOS門電路2.8.5 改進(jìn)的CMOS門電路2.8.6 CMOS電路的正確使用2.9 其他類型的MOS集成電路習(xí)題第3章 組合邏輯電路3.1 概述3.2 組合邏輯電路的分析與設(shè)計(jì)3.2.1 組合邏輯電路的分析3.2.2 組合邏輯電路的設(shè)計(jì)3.3 常用中規(guī)模集成組合邏輯電路3.3.1 編碼器3.3.2 譯碼器3.3.3 數(shù)據(jù)選擇器3.3.4 數(shù)據(jù)分配器3.3.5 數(shù)值比較器3.3.6 加法器3.4 組合邏輯電路的競爭冒險(xiǎn)現(xiàn)象3.4.1 競爭冒險(xiǎn)的概念與原因分析3.4.2 冒險(xiǎn)現(xiàn)象的判別方法3.4.3 冒險(xiǎn)現(xiàn)象的消除方法習(xí)題第4章 觸發(fā)器4.1 概述4.2 基本RS觸發(fā)器4.2.1 用與非門組成的基本RS觸發(fā)器4.2.2 用或非門組成的基本RS觸發(fā)器4.3 同步觸發(fā)器4.3.1 同步RS觸發(fā)器4.3.2 同步D觸發(fā)器4.4 邊沿觸發(fā)器4.4.1 邊沿D觸發(fā)器4.4.2 邊沿JK觸發(fā)器4.5 觸發(fā)器的功能分類、功能表示方法及轉(zhuǎn)換4.6 觸發(fā)器的電氣特性4.6.1 靜態(tài)特性4.6.2 動(dòng)態(tài)特性4.7 本章小結(jié)習(xí)題第5章 時(shí)序邏輯電路5.1 概述5.1.1 時(shí)序邏輯電路的組成5.1.2 時(shí)序邏輯電路的分類5.1.3 時(shí)序邏輯電路功能的描述方法5.2 時(shí)序邏輯電路的分析5.2.1 時(shí)序邏輯電路的分析方法5.2.2 同步時(shí)序邏輯電路的分析舉例5.2.3 異步時(shí)序邏輯電路的分析舉例5.3 寄存器5.3.1 數(shù)碼寄存器5.3.2 移位寄存器5.4 計(jì)數(shù)器5.4.1 二進(jìn)制計(jì)數(shù)器5.4.2 十進(jìn)制計(jì)數(shù)器5.4.3 任意進(jìn)制計(jì)數(shù)器5.5 序列信號(hào)的產(chǎn)生與檢測5.5.1 序列信號(hào)發(fā)生器5.5.2 序列信號(hào)檢測器5.6 順序脈沖發(fā)生器5.6.1 計(jì)數(shù)型順序脈沖發(fā)生器5.6.2 移位型順序脈沖發(fā)生器5.7 1bit讀/寫存儲(chǔ)器5.8 時(shí)序邏輯電路的設(shè)計(jì)5.8.1 同步時(shí)序邏輯電路的設(shè)計(jì)5.8.2 異步時(shí)序邏輯電路的設(shè)計(jì)5.9 時(shí)序邏輯模塊之間的時(shí)鐘處理技術(shù)5.9.1 異步時(shí)鐘的同步化技術(shù)5.9.2 同步時(shí)鐘的串行化技術(shù)5.10 本章小結(jié)習(xí)題第6章 脈沖波形的產(chǎn)生和整形6.1 概述6.2 單穩(wěn)態(tài)電路6.2.1 用門電路或觸發(fā)器組成的單穩(wěn)態(tài)電路6.2.2 集成單穩(wěn)態(tài)電路6.2.3 單穩(wěn)態(tài)電路的應(yīng)用6.3 施密特觸發(fā)器6.3.1 由門電路組成的施密特觸發(fā)器6.3.2 集成施密特觸發(fā)器6.3.3 施密特觸發(fā)器的應(yīng)用6.4 自激多諧振蕩器6.4.1 由門電路組成的多諧振蕩器6.4.2 環(huán)形振蕩器6.4.3 由施密特觸發(fā)器構(gòu)成的多諧振蕩器6.4.4 石英晶體多諧振蕩器6.5 555定時(shí)器的原理和應(yīng)用6.5.1 555定時(shí)器原理6.5.2 用555定時(shí)器構(gòu)成施密特觸發(fā)器6.5.3 用555定時(shí)器構(gòu)成單穩(wěn)態(tài)電路6.5.4 用555定時(shí)器構(gòu)成多諧振蕩器習(xí)題第7章 數(shù)模轉(zhuǎn)換和模數(shù)轉(zhuǎn)換電路7.1 數(shù)模轉(zhuǎn)換和模數(shù)轉(zhuǎn)換基本概念7.1.1 數(shù)模轉(zhuǎn)換器的基本工作原理7.1.2 模數(shù)轉(zhuǎn)換器的基本工作原理7.1.3 數(shù)模轉(zhuǎn)換的主要技術(shù)指標(biāo)7.1.4 模數(shù)轉(zhuǎn)換的主要技術(shù)指標(biāo)7.2 數(shù)模轉(zhuǎn)換電路7.2.1 權(quán)電阻網(wǎng)絡(luò)數(shù)模轉(zhuǎn)換工作原理7.2.2 權(quán)電流網(wǎng)絡(luò)數(shù)模轉(zhuǎn)換工作原理7.2.3 R-2R電阻網(wǎng)絡(luò)數(shù)模轉(zhuǎn)換工作原理7.2.4 PWM型數(shù)模轉(zhuǎn)換器工作原理7.2.5 集成數(shù)模轉(zhuǎn)換器介紹7.2.6 數(shù)模轉(zhuǎn)換的簡單應(yīng)用7.3 模數(shù)轉(zhuǎn)換電路7.3.1 數(shù)據(jù)采集系統(tǒng)的一般構(gòu)成方式7.3.2 采樣保持器的工作原理7.3.3 模擬多路開關(guān)的工作原理7.3.4 幾種典型模數(shù)轉(zhuǎn)換器及實(shí)際器件介紹7.4 本章小結(jié)習(xí)題第8章 半導(dǎo)體存儲(chǔ)器8.1 半導(dǎo)體存儲(chǔ)器概述8.2 只讀存儲(chǔ)器8.2.1 掩模只讀存儲(chǔ)器8.2.2 一次可編程只讀存儲(chǔ)器(PROM)8.2.3 高壓編程紫外線可擦除的多次可編程只讀存儲(chǔ)器8.2.4 電擦除的多次可編程只讀存儲(chǔ)器8.2.5 閃速只讀存儲(chǔ)器8.2.6 ROM應(yīng)用舉例8.3 隨機(jī)存取存儲(chǔ)器8.3.1 RAM的基本結(jié)構(gòu)8.3.2 靜態(tài)RAM8.3.3 動(dòng)態(tài)RAM8.3.4 雙口RAM8.3.5 鐵電存儲(chǔ)器8.4 順序存取存儲(chǔ)器8.4.1 順序存取存儲(chǔ)器的基本結(jié)構(gòu)和工作原理8.4.2 順序存取存儲(chǔ)器中的動(dòng)態(tài)MOS移位寄存器8.4.3 電荷耦合器件移位寄存器8.4.4 順序存取存儲(chǔ)器的應(yīng)用介紹8.5 存儲(chǔ)器容量的擴(kuò)展8.5.1 存儲(chǔ)器的位擴(kuò)展8.5.2 存儲(chǔ)器的字?jǐn)U展8.5.3 單片機(jī)系統(tǒng)中常用的存儲(chǔ)器擴(kuò)展技術(shù)8.6 ROM和RAM綜合應(yīng)用舉例8.6.1 用存儲(chǔ)器實(shí)現(xiàn)組合邏輯函數(shù)8.6.2 用存儲(chǔ)器實(shí)現(xiàn)時(shí)序邏輯功能8.7 本章小結(jié)習(xí)題第9章 可編程邏輯器件簡介9.1 電子器件分類和可編程邏輯器件概述9.1.1 電子器件分類9.1.2 可編程邏輯器件概述9.1.3 本章內(nèi)容與EDA技術(shù)的關(guān)系9.2 可編程邏輯器件9.2.1 PLD的基本結(jié)構(gòu)、表示方法9.2.2 作為可編程邏輯器件使用的只讀存儲(chǔ)器(PROM)9.2.3 可編程邏輯陣列(PLA)9.2.4 可編程陣列邏輯(PAL)9.2.5 通用可編程邏輯器件(GAL)9.3 復(fù)雜可編程邏輯器件(CPLD)簡介9.3.1 復(fù)雜可編程邏輯器件概述9.3.2 現(xiàn)場可編程門陣列(FPGA)9.3.3 復(fù)雜可編程邏輯器件(CPLD)9.3.4 常用FPGA和CPLD器件及其廠家介紹9.4 在系統(tǒng)編程技術(shù)和可編程邏輯器件9.4.1 在系統(tǒng)可編程概念和ISP技術(shù)特點(diǎn)9.4.2 ISP邏輯器件分類9.4.3 在系統(tǒng)編程原理及方式9.4.4 isp-PLD的開發(fā)工具9.5 EDA技術(shù)9.5.1 硬件描述語言介紹9.5.2 常用EDA工具9.6 本章小結(jié)習(xí)題第10章 數(shù)字邏輯電路簡單應(yīng)用與知識(shí)擴(kuò)展10.0 本章引言10.1 與門(與非門)和或門(或非門)的應(yīng)用基礎(chǔ)10.2 與門(與非門)和或門(或非門)的應(yīng)用擴(kuò)展10.2.1 門控、選通、片選和使能10.2.2 邏輯閘門在電子計(jì)數(shù)器(頻率計(jì))中的應(yīng)用10.2.3 邏輯閘門在單片機(jī)中的應(yīng)用10.3 1線-2線譯碼器和雙緩沖功能10.4 多路開關(guān)與程控的概念及多功能器件舉例10.4.1 多路開關(guān)原理及畫法演變10.4.2 多路開關(guān)的應(yīng)用10.5 異或門的應(yīng)用10.5.1 異或門完成算術(shù)加法(本位加)運(yùn)算10.5.2 異或門作極性控制調(diào)節(jié)作用10.5.3 異或門作奇偶校驗(yàn)用10.5.4 異或門作符合門用10.5.5 異或門的邊沿檢測作用10.5.6 異或門完成倍頻功能10.5.7 異或門構(gòu)成的移頻鍵控電路10.5.8 異或門構(gòu)成的交流電過零檢測電路10.5.9 異或門構(gòu)成的鑒相電路10.5.10 異或門在液晶顯示驅(qū)動(dòng)控制中的應(yīng)用10.6 符合門(一致門)及其應(yīng)用10.6.1 符合門在密碼鎖中的應(yīng)用10.6.2 符合門在某些板卡式總線中的應(yīng)用10.6.3 符合門的實(shí)現(xiàn)方法10.6.4 符合門的其他應(yīng)用10.7 計(jì)數(shù)器知識(shí)的擴(kuò)展——時(shí)序狀態(tài)機(jī)10.8 邏輯器件的輸出形式10.9 OC(OD)門的應(yīng)用10.9.1 不同邏輯電平接口電路10.9.2 OC門或OD門作驅(qū)動(dòng)器用以及各種驅(qū)動(dòng)器10.10 長線或容性負(fù)載的驅(qū)動(dòng)方法及驅(qū)動(dòng)器件10.10.1 OC門(或OD門)驅(qū)動(dòng)容性負(fù)載時(shí)的不足之處與圖騰柱式的驅(qū)動(dòng)優(yōu)點(diǎn)10.10.2 長線驅(qū)動(dòng)和通信線路驅(qū)動(dòng)的特點(diǎn)、驅(qū)動(dòng)器件與應(yīng)用舉例10.10.3 功率器件的基極或門極驅(qū)動(dòng)的特點(diǎn)、驅(qū)動(dòng)器件與應(yīng)用舉例參考文獻(xiàn)